הפקולטה להנדסת חשמל

# <u>תרגיל בית רטוב מספר 3</u>

קראו היטב את הוראות ההגשה בסעיף 3

נקודות יורדו למי שלא יבצע במדויק.

leonida@tx מתרגל אחראי לתרגיל: לאוניד עזריאל

<u>שאלות בקשר לתרגיל יש להפנות ללאוניד דרך הפורום. בקשות מיוחדות יש לשלוח ללאוניד במייל</u>

בקשות לדחייה ללא סיבה מוצדקת ידחו על הסף (ראו נוהל להגשה באיחור)

#### חשוב מאד:

אין להגיש שום חלק מודפס – את החלק היבש יש לכתוב במעבד תמלילים ולצרף לחלק הרטוב. ניתן להגיש cord, pdf או דומה.

## 1. הנחיות כלליות

מסמן שאלות שיש לענות עליהן במסמך (החלק היבש)



מסמן חלק שיש לבצע בסימולטור. את תוצאת הסימולציה (waveform או מסך הסימולטור של קוד אסמבלי) יש לצרף לחלק היבש <u>ולהסביר את התוצאות בצורה איכותית</u>. waveform אפשר לקבל בעזרת צילום מסך.

אין צורך לצרף את הקוד לחלק היבש אלא אם נאמר אחרת.

בתרגיל הזה תעבדו על מודל של מעבד RISC-V מסוג Multicycle כפי שנלמד בכיתה. בתרגיל תוסיפו פקודה אחת למודל זה.

### 2. הוספה של פקודת כפל למודל

בתיקיית RV שניתנה לכם עם התרגיל תמצאו מימוש של מעבד RISC-V כפי שמתואר בהרצאה 11. כמו כן התיקייה מכילה סביבת סימולצייה למעבד. להלן רשימת הקבצים והסברים:

| File          | Description                                                           |
|---------------|-----------------------------------------------------------------------|
| rv_top.v      | The top level of RISC-V                                               |
| rv_dp.v       | Data path section of RISC-V                                           |
| rv_ctl.v      | Control and state machine of RISC-V                                   |
| rv_sim.v      | Simulation top level                                                  |
| params.inc    | Parameter definitions, included in Verilog files                      |
| imem.hex      | Instruction memory image, read by simulation                          |
| dmem_init.hex | Data memory initial values, read by simulation                        |
| test.s        | Assembly code used to generate machine code copied to the instruction |
|               | memory image                                                          |

#### המודל מממש תת-קבוצה של פקודות של RISC-V. להלן רשימת הפקודות הנתמכות:

| Туре | Commands                                         |
|------|--------------------------------------------------|
| L    | LW                                               |
| S    | SW                                               |
| R    | ADD, SUB, SLL, SLT, SLTU, XOR, SRL, SRA, OR, AND |
| В    | BEQ                                              |
| J    | JAL                                              |

שימו לב שהקוד לא מוגן מפני פקודות לא נתמכות. ברוב המקרים אם תוזן פקודה לא נתמכת, מכונת המצבים תעבור לפקודה הבאה מייד אחרי ה-Decode. אך בחלק מהמקרים המכונה עשוייה להתנהג באופן בלתי צפוי. בנוסף, קיים הבדל אחד בהשוואה למבנה שניתן בהרצאה. במודל Verilog הקידום של ה- PC ב-4 נעשה במקום מבלי להשתמש ב-ALU.

לפני שאתם מתחילים בביצוע התרגיל עברו על הקוד שקיבלתם ווודאו שאתם מבינים אותו. הכניסו את קוד האסמבלי שנמצא ב-cump לסימולטור http://www.kvakil.me/venus השתמשו במקש http://www.kvakil.me/venus לסימולטור imem.hex מכונה. וודאו שהקוד שקיבלתם זהה לתכולה של הקובץ imem.hex. הריצו את הטסט במודלסים והעלו על דיאגרמת גלים את האותות המרכזיים כמו 1.pc, ir, ALU inputs and output, memory interface



- 2.1. עלייכם להוסיף פקודת mulw למעבד. למטרה הזאת תשתמשו בתשתית שבניתם בתרגיל 2. את החלק האריתמטי תשלבו ב-data path של המעבד (במקביל ל-ALU) ואת מכונת המצבים בבקר. שרטטו את התוספת הנדרשת לדיאגרמת המצבים של הבקר. ציינו את אותות הבקרה החדשים שנדרשים למימוש הפקודה. שימו לב שמתחשבים רק ב-32 סיביות הנמוכות, לכן מספר המצבים יכול להצטמצם.
  - 2.2. כעת בצעו את השינויים הנדרשים בקוד Verilog. להלן רשימה חלקית של שינויים:

<sup>.</sup> העתיקו את הקבצים ידנית לתיקייה של הפרוייקט שיצרתם. hex בדי שמודלסים ימצא את המבציי $^{1}$ 

• בקובץ params.inc הוסיפו סוג חדש של פקודות וכן אפשרות נוספת ל-writeback input select . להלן הקידוד של פקודת mulw:

| 0000001 | rs2 | rs1 | 000 | rd | 0110011 |
|---------|-----|-----|-----|----|---------|

- בקובץ rv\_dp.v הוסיפו את החלק האריתמטי של המכפל. הכניסות של החלק החדש יחוברו ליציאות rv\_dp.v הוסיפו את החלק האריתמטי של המכפל. הכניסות של החלק החדש יחוברו ליציאות ור- מוסיפו עוד כניסה לבורר של כניסת DataD ל-Register file. הכניסה הזאת תקבל את המוצא של המכפל (32 סיביות תחתונות). מותר ומומלץ להשתמש במודול מתרגיל 2 כמושהו בקובץ נפרד תוך הצבתו במודול rv\_dp.
  - בקובץ rv\_ctl.v הוסיפו את המצבים ואת אותות הבקרה החדשים.
    - בקובץ rv\_top.v הוסיפו את החיבורים החדשים.



2.3. בקובץ test.s ב-main הוסיפו בדיקה של מימוש הפקודה החדשה. השתמשו בפקודת lw לטעינה של ערכים מזיכרון מכתובות lo ו-12 לרגיסטרים. בצעו כפל בין שני הערכים ואת התוצאה אחסנו בכתובת 16 לרגיסטרים. בצעו כפל בין שני הערכים ואת התוצאה אחסנו בכתובת lhttp://www.kvakil.me/venus בזיכרון. ייצרו קוד מכונה תוך שימוש בסימולטור imem.hex

וודאו שבסוף ההרצה הקובץ dmem\_out.hex מכיל את התוצאה בכתובת הנכונה (שורה 5). העלו על דו"ח. כולים את הדיאגרמה לדו"ח. כולים את האותות sclk, rst, pc, ir ואת אותות הבקרה של הכפל.

# <u>חלוקת הציון</u>

| Sect | Grade |
|------|-------|
| 2.1  | 20    |
| 2.2  | 50    |
| 2.3  | 30    |

| Total | 100 |
|-------|-----|

#### 3. הוראות הגשה

- 3.1. <u>ההגשה בזוגות בלבד</u>. ניתן לחפש בני זוג דרך פורום חיפוש שותפים. הגשה ללא בן זוג לא אישור מראש יגרור מאושרת מראש תגרור הורדה בציון של 10 נקודות
- וקובץ (Verilog, assembly, memory images) את כל קבצי הקוד (cid>.zip בשם zip בשם 3.2. יש לארוז בקובץ משר id הולק היבש, כאשר id זהו מסי ת.ז. מלא של אחד מבני הזוג.

#### :הערות

בתחילת כל תרגיל יש לכתוב שמות ו ת.ז. של כל אחד מהסטודנטים בטבלה כמו
בדוגמה:

| 123456789 | שם 1 |
|-----------|------|
| 987654321 | שם 2 |

- יש ליצור קובץ zip בודד עבור כל הקבצים. (ולא קובץ נפרד לכל אחד וישירות תחת ה zip וללא תתי תיקיות).
  - . אחרת, לא rar לא Zip פווץ אחרת, rar א Zip
  - על התרגיל כולו. סובץ אין להדפיס אף חלק בתרגיל. קובץ zip שיגיע ללא חלק יבש (קובץ טקסט) יגרור ציון 0 על התרגיל כולו. •
- 3.3. הסימולציה תעבור בדיקה אוטומטית. אנו נריץ סימולציה על הקבצים שתספקו ולכן חשוב כי תשתמשו module באותם שמות
  - יש להשאיר ללא שינוי את שמות הקבצים, את שמות ה modules ואת שמות הפתחים (port ים).
    - 3.4. עליכם לעקוב אחרי הודעות אשר מתפרסמות באתר הקורס, הודעות אילו מחייבות. כל שאלה על התרגיל אשר איננה בקשה אישית צריכה להישאל דרך הפורום באתר הקורס.
  - 3.5. אנא בידקו היטב את הקבצים לפני ההגשה. טענות מסוג "אבל בבית זה עבד נכון" לא תתקבלנה. <u>קוד שלא מתקמפל יגרור הורדת נקודות מלאה של הסעיף</u>

# 4. המלצות לתרגיל:

- vim-או ב notepad++ או ב modelsim או ב 4.1
  - force לא מומלץ לעבוד עם 4.2
- 4.3. קודם חישבו ותכננו את המערכת ורק אח"כ התחילו לכתוב קוד .ככל שתקדישו יותר זמן לתכנון מוקדם שלב המימוש יהיה קל יותר .
  - .4.4 משלב כתיבת הקוד, debugging בד״כ ארוך ומסובך יותר משלב כתיבת הקוד.
- 4.5. לפני הגשה מומלץ ליצור תיקייה חדשה (נקייה) להעביר לשם את קבצי ה-source שלכם, ליצור את הפרוייקט מחדש ולהריץ שוב. בצורה זו תוכלו לוודא כי אכן הרצתם את הקבצים הכי עדכניים שלכם ( הקבצים אותם אתם מגישים ) ולא גירסה ישנה שקומפלה מזמן.